一、概述
TSC9812是一個高度集成的非接觸讀寫芯片,集成了13.56MHz下的各種主動/被動式非接觸通信方法和協議。
TSC9812傳輸模塊支持4種不同的工作模式:
讀寫器模式,支持ISO 14443A / MIFARE?和FeliCa機制
讀寫器模式,支持ISO 14443B機制
卡操作模式,支持ISO 14443A / MIFARE?和FeliCa機制
NFCIP-1模式。
二、產品特點
? 高度集成的模擬電路,解調和譯碼響應
? 輸出緩沖驅動器通過最少量的外部無源器件連接天線
? 集成了RF場檢測器
? 集成了數據模式檢測器
? 支持ISO 14443A / MIFARE?
? 支持ISO 14443B讀/寫
? 在讀寫器模式中典型工作距離超過50mm,具體距離由天線尺寸、調諧和電源決定
? 在NFCIP-1模式下工作距離高達50mm,具體視天線的尺寸、調諧以及電源而定
? 在卡操作模式中典型工作距離約為100mm,具體距離由天線尺寸、調諧和外部場強度決定
? 在讀寫器模式中支持MIFARE? Classic加密
? 支持ISO 14443A更高傳輸速率的通信:212kbit/s和424kbit/s
? 在FeliCa模式下,可支持212kbit/s和424kbit/s的通信波特率
? 支持S2C接口
? 集成了NFCIP-1的RF接口,傳輸速率高達424kbit/s
? 支持主機接口:
? SPI接口,高達10Mbit/s
? I2C接口,快速模式為400kbit/s,高速模式為3400kbit/s
? 不同傳輸速率的串行 -UART,高達1228.8kbit/s,幀隨RS232接口而定,接口的電壓電平取決于端口的電源
? 8位并行接口,帶/不帶地址鎖存使能
? 充裕的64字節發送和接收FIFO緩沖區
? 靈活的中斷模式
? 硬件復位,帶有低功耗功能
? 軟件掉電模式
? 可編程定時器
? 內部振蕩器連接27.12MHz的石英晶體
? 2.5V~3.6V的電源
? CRC協處理器
? 自由的可編程I/O管腳
? 內部自測試
三、封裝引腳
TSC9812(QFN32)封裝引腳
圖1-1 TSC9812QFN32封裝引腳圖(TOP VIEW)
|
引腳定義:
引腳序號
|
引腳名稱
|
類型
|
引腳說明
|
1
|
A1
|
I
|
地址線
|
2
|
PVDD
|
P
|
引腳供電
|
3
|
DVDD
|
P
|
芯片供電
|
4
|
DVSS
|
G
|
數字地
|
5
|
PVSS
|
G
|
引腳地
|
6
|
NRSTPD
|
I
|
復位/休眠(Power Down控制腳
0電平時內部電路進入 power down狀態。
當產生一個上升沿時內部電路復位
|
7
|
SIGIN
|
I
|
測試信號輸入
|
8
|
SIGOUT
|
O
|
測試信號輸出
|
9
|
SVDD
|
P
|
SIGIN、SIGOUT引腳供電
|
10
|
TVSS
|
G
|
發射電路地
|
11
|
TX1
|
O
|
發射輸出腳1
|
12
|
TVDD
|
P
|
發射電路供電
|
13
|
TX2
|
O
|
發射輸出腳2
|
14
|
TVSS
|
G
|
發射電路地
|
15
|
AVDD
|
P
|
模擬電路供電
|
16
|
VMID
|
P
|
內部參考電壓
|
17
|
RX
|
I
|
射頻輸入引腳
|
18
|
AVSS
|
G
|
模擬地
|
19
|
AUX1
|
O
|
測試輸出1
|
20
|
AUX2
|
O
|
測試輸出2
|
21
|
OSCIN
|
I
|
27.12M晶振輸入,也作外部時鐘輸入
|
22
|
OSCOUT
|
O
|
27.12M晶振輸出
|
23
|
IRQ
|
O
|
中斷輸出
|
24
|
ALE
|
I
|
地址鎖存使能:為高時將 AD0~AD5 鎖存為內部地址
|
25~31
|
D1~D7
|
I/O
|
8bit雙向數據總線
備注:如果主機控制器選擇I2C作為數字主機控制器接口,這些引腳可以用來定義I2C總線地址
備注:對于串行接口,這些引腳可用于測試信號或I/O口。
|
32
|
A0
|
I
|
地址線
|
表1-1 TSC9812 QFN32封裝引腳說明
TSC9812(QFN40)封裝引腳
圖1-2 TSC9812QFN40封裝引腳圖(TOP VIEW)
|
引腳定義:
引腳序號
|
引腳名稱
|
類型
|
引腳說明
|
1
|
A1
|
I
|
地址線
|
2
|
PVDD
|
P
|
引腳供電
|
3
|
DVDD
|
P
|
芯片供電
|
4
|
DVSS
|
G
|
數字地
|
5
|
PVSS
|
G
|
引腳地
|
6
|
NRSTPD
|
I
|
復位/休眠(Power Down控制腳
0電平時內部電路進入 power down狀態。
當產生一個上升沿時內部電路復位
|
7
|
SIGIN
|
I
|
測試信號輸入
|
8
|
SIGOUT
|
O
|
測試信號輸出
|
9
|
SVDD
|
P
|
SIGIN、SIGOUT引腳供電
|
10
|
TVSS
|
G
|
發射電路地
|
11
|
TX1
|
O
|
發射輸出腳1
|
12
|
TVDD
|
P
|
發射電路供電
|
13
|
TX2
|
O
|
發射輸出腳2
|
14
|
TVSS
|
G
|
發射電路地
|
15
|
AVDD
|
P
|
模擬電路供電
|
16
|
VMID
|
P
|
內部參考電壓
|
17
|
RX
|
I
|
射頻輸入引腳
|
18
|
AVSS
|
G
|
模擬地
|
19
|
AUX1
|
O
|
測試輸出1
|
20
|
AUX2
|
O
|
測試輸出2
|
21
|
OSCIN
|
I
|
27.12M晶振輸入,也作外部時鐘輸入
|
22
|
OSCOUT
|
O
|
27.12M晶振輸出
|
23
|
IRQ
|
O
|
中斷輸出
|
24
|
ALE
|
I
|
地址鎖存使能:為高時將 AD0~AD5 鎖存為內部地址
|
25~31
|
D1~D7
|
I/O
|
8bit雙向數據總線
備注:如果主機控制器選擇I2C作為數字主機控制器接口,這些引腳可以用來定義I2C總線地址
備注:對于串行接口,這些引腳可用于測試信號或I/O口。
|
32
|
A0
|
I
|
地址線
|
表1-1 TSC9812 QFN40封裝引腳說明
|
|
四、電氣參數
極限額定參數
參數
|
最小值
|
最大值
|
單位
|
存儲溫度
|
-30
|
+85
|
℃
|
AVDD,DVDD,TVDD,PVDD,SVDD
|
2.5
|
3.6
|
V
|
ESD(HMB)
|
|
2
|
KV
|
ESD(CDM)
|
|
200
|
V
|
表2-1 TSC9812極限額定參數件
注:如果外交條件超過“極限額定參數”的額定值,將會對芯片造成永久性的破壞。
主要電氣指標
符號
|
參數
|
條件
|
最小值
|
典型值
|
最大值
|
單位
|
AVDD
|
模擬電源
|
VPVDD≤VAVDD=
VDVDD≤VTVDD
|
2.5
|
3.3
|
3.6
|
V
|
DVDD[1]
|
數字電源
|
VPVDD≤VAVDD=
VDVDD≤VTVDD
|
2.5
|
3.3
|
3.6
|
V
|
TVDD[2]
|
發射器電源
|
VPVDD≤VAVDD=
VDVDD≤VTVDD
|
2.5
|
3.3
|
3.6
|
V
|
PVDD[3]
|
引腳電源
|
VPVDD≤VAVDD=
VDVDD≤VTVDD
|
1.6
|
1.8
|
3.6
|
V
|
SVDD[4]
|
測試引腳電源
|
|
1.6
|
1.8
|
3.6
|
V
|
IDPD
|
Deep power-down電流
|
AVDD=DVDD=
TVDD=PVDD=3V
NPD=0,進入DPD模式
|
|
|
10
|
uA
|
IHPD
|
Hard power-down電流(register retention)
|
AVDD=DVDD=
TVDD=PVDD=3V
NPD=0,進入HPD模式
|
|
|
5
|
uA
|
IAVDD
|
工作電流
|
AVDD=3V,接收使能
(RcvOff bit=0)
|
|
7
|
10
|
mA
|
AVDD=3V,接收關閉
(RcvOff bit=1)
|
|
3
|
5
|
mA
|
ITVDD[5]
|
射頻工作電流
|
連續發射載波
VTVDD=3.0V
|
|
60
|
100
|
mA
|
TA
|
工作溫度
|
|
-30
|
|
+85
|
℃
|
表2-2 TSC9812推薦工作條件
|
|
[1]AVDD必須等于DVDD
[2]TVDD電壓必須大于或等于AVDD
[3]PVDD必須小于等于AVDD
[4]SVDD電壓建議等于PVDD
[5]ITVDD取決于TVDD電壓、及天線網絡參數的設置。根據引用的需求不同,配置不同的天線網絡,可以控制ITVDD小于100mA,也可以將ITVDD設置得更大以達到更遠的射頻操作距離
|